Architecture Pc Connecteurs PC Apple

Le bus ISA - AT ( 16 bits )

 

Broche
Nom
Type
Description
A1
-I/0 CH E/S CK I/0 channel check;'0'=erreur de parité
A2
D7 E/S Bit de donnée D7
A3
D6 E/S Bit de donnée D6
A4
D5 E/S Bit de donnée D5
A5
D4 E/S Bit de donnée D4
A6
D3 E/S Bit de donnée D3
A7
D2 E/S Bit de donnée D2
A8
D1 E/S Bit de donnée D1
A9
DO E/S Bit de donnée D0
A10
-I/0 CH RDY E/S I/0 Channel read
A11
AEN S Selection d'adresse ;'0' = adresse ; '1' = DMA
A12
A19 S Bit d'addresse A19
A13
A18 S Bit d'addresse A18
A14
A17 S Bit d'addresse A17
A15
A16 S Bit d'addresse A16
A16
A15 S Bit d'addresse A15
A17
A14 S Bit d'addresse A14
A18
A13 S Bit d'addresse A13
A19
A12 S Bit d'addresse A12
A20
A11 S Bit d'addresse A11
A21
A10 S Bit d'addresse A10
A22
A9 S Bit d'addresse A9
A23
A8 S Bit d'addresse A8
A24
A7 S Bit d'addresse A7
A25
A6 S Bit d'addresse A6
A26
A5 S Bit d'addresse A5
A27
A4 S Bit d'addresse A4
A28
A3 S Bit d'addresse A3
A29
A2 S Bit d'addresse A2
A30
A1 S Bit d'addresse A1
A31
A0 S Bit d'addresse A0
B1
Gnd ... Masse
B2
Reset DRV S Initialisation
B3
+5V ... +5V
B4
IRQ9 E Interruption n°2
B5
-5V ... -5V
B6
DRQ2 E Requête DMA 2
B7
-12V ... -12V
B8
-CARD SLCTD E Sélection de la carte
B9
+12V ... +12V
B10
Gnd ... Masse
B11
-MEMW S Ecriture en mémoire
B12
-MEMR S Lecture en mémoire
B13
-IOW S Ecriture en E/S
B14
-IOR S Lecture en E/S
B15
-DACK3 S Acquittement DMA 3
B16
DRQ3 E Requête DMA 3
B17
-DACK1 S Acquittement DMA 1
B18
DRQ1 E Requête DMA 1
B19
-REFRESH E/S Rafraichissement
B20
CLK S Horloge système
B21
IRQ7 E Interruption n°7
B22
IRQ6 E Interruption n°6
B23
IRQ5 E Interruption n°5
B24
IRQ4 E Interruption n°4
B25
IRQ3 E Interruption n°3
B26
-DACK2 S Acquittement DMA 2
B27
DMATC S Fin d'accès DMA
B28
ALE S Mémorisation de l' adresse
B29
+5Vdc ... +5V
B30
OSC S Horloge rapide
B31
Gnd ... Masse

 

Extension du bus ISA - XT (16 bits)

Broche
Nom
Type
Description
C1
SBHE E/S Accès 16 bits (donnée valide sur D8-D15)
C2
A23 E/S Bit d'addresse A23 (non mémorisé)
C3
A22 E/S Bit d'addresse A22 (non mémorisé)
C4
A21 E/S Bit d'addresse A21 (non mémorisé)
C5
A20 E/S Bit d'addresse A20 (non mémorisé)
C6
A19 E/S Bit d'addresse A19 (non mémorisé)
C7
A18 E/S Bit d'addresse A18 (non mémorisé)
C8
A17 E/S Bit d'addresse A17 (non mémorisé)
C9
-MEMR E/S Lecture mémoire (actif pendant tout le cycle de lecure)
C10
-MEMW E/S Ecriture mémoire (actif pendant tout le cycle d'écriture)
C11
D8 E/S Bit de donnée D8
C12
D9 E/S Bit de donnée D9
C13
D10 E/S Bit de donnée D10
C14
D11 E/S Bit de donnée D11
C15
D12 E/S Bit de donnée D12
C16
D13 E/S Bit de donnée D13
C17
D14 E/S Bit de donnée D14
C18
D15 E/S Bit de donnée D15
D1
-MEM CS16 E Memory 16-bit chip select (1 wait, 16-bit memory cycle)
D2
-I/O CSI6 E I/O 16-bit chip select (1 wait, 16-bit I/O cycle)
D3
IRQ10 E Interruption n°10
D4
IRQ11 E Interruption n°11
D5
IRQ12 E Interruption n°12
D6
IRQ15 E Interruption n°13
D7
IRQ14 E Interruption n°14
D8
-DACK0 S Acquittement DMA 0
D9
DRQO E Requête DMA 0
D10
-DACK5 S Acquittement DMA 5
D11
DRQ5 E Requête DMA 5
D12
-DACK6 S Acquittement DMA 6
D13
DRQ6 E Requête DMA 6
D14
-DACK7 S Acquittement DMA 7
D15
DRQ7 E Requête DMA 7
D16
+5Vdc ... +5V
D17
-MASTER E Utilisé avec DRQ
D18
Gnd ... Masse

 

Notes :

  • Tout les signaux sont au niveau TTL standart
  • Le connecteur AT est un connecteur 2*31 broches
  • Le connecteur d'extension XT est un connecteur 2*18 broches
  • Ax ou Cx = Connection du coté composant de la carte